VLSI-Design
Aktuelles
Am 23.12 und am 6.1.2025 finden keine Veranstaltungen statt.Anmeldung zur benoteten Übung
Die Leistungserfassung zur Veranstaltung wird durch die Abgabe einer Übungs erfolgen, die benotet wird. Die Bearbeitung kann in der Zeit bis zum kommenden Sommersemester erfolgen. Bitte melden Sie sich im HeiCo hier an, wenn Sie an dieser benoteten Übung teilnehmen wollen. Dies ist aus administrativen Gründen erforderlich. Wenn Sie die Übung am Ende doch nicht abgeben wollen, können Sie sich bis 4.3.2025 ohne Konsequenzen wieder abmelden.Vorlesungsfolien, aktuelle Versionen (© Peter Fischer)
- Introduction (108.6 KB)
- Design Flow (1.8 MB)
- Schematics (941.2 KB)
- Layout: Introduction (299.9 KB)
- Design Regeln (397.4 KB)
- Aktive Bauelemente (3.6 MB)
- Skill (761.4 KB)
- Mixed Mode Simulation (2.8 MB)
- Aspects in Mixed Mode Design (253.5 KB)
- Advanced Simulations (1.3 MB)
- SRAM und CAM Basics (1.7 MB)
Übungen (© Peter Fischer)
- Remote Login (265.6 KB)
- Getting Started (313.6 KB)
- Schematics & Hierarchy (184.2 KB)
- A first Layout (957.4 KB)
- DRC (354.1 KB)
- LVS (520.1 KB)
- CAM (Part 1, bit cell) (139.9 KB)
- CAM (Part 2, sense amplifier) (132.4 KB)
- More hints for layout (293.5 KB)
- Skill (285.6 KB)
- CAM (Part 3, digital simulation) (70.2 KB)
Nützliche externe Links:
Diode, Transistor, Herstellung
- Schöne Applets bei SmiLE
- Herstellung Metal-Gate NMOS ohne Selbstjustage (JAVA Animation)
- Sammling von Applets zu diversen Themen der Mikroelektronik (unter 'Browse')
- Infineon Video bei youtube: Herstellung von Chip
- Video von Global Foundries (bei youtube): How a CPU is made
- Zoom in einen MicroChip (youtube)